# **Integrated Circuit Design Final Project**

# **Component Labeling Engine**

## 1. 問題描述

請完成一 Component Labeling Engine(後文以 CLE 表示)的電路設計。此電路可將任意 32x32 大小之二元影像(Binary Image)訊號,<mark>尋找出該圖片所有前景物件,然後在同一物件上給予相同的編號</mark>,完成所有物件的編號後將其儲存於 SRAM 記憶體,即完成 CLE 電路功能。有關 CLE 詳細規格將描述於後。



## 2. 設計規格

## 2.1 系統方塊圖



#### 2.2.1 輸出入訊號和記憶體描述

| Name               | I/O                                                | Width | Simple Description                                    |  |
|--------------------|----------------------------------------------------|-------|-------------------------------------------------------|--|
| clk                | I                                                  | 1     | 本系統同步於時脈 <mark>正緣</mark> 。                            |  |
| reset              | I                                                  | 1     | 高位準非同步(active high asynchronous)之系統重置信號。              |  |
| rom a O 7 CLE 至 RO |                                                    | 7     | CLE 至 ROM 讀取資料時用到的 Address Bus。CLE 透過 rom_a 傳遞傳送位址至   |  |
| rom_a              |                                                    | ,     | ROM,直接與ROM的腳位A相連。ROM的詳細規格說明,可參考2.2.2。                 |  |
| rom a              |                                                    | 8     | CLE 至 ROM 讀取資料時用到的 Data Bus。CLE 透過 rom_q 從 ROM 讀取資料,  |  |
| rom_q              |                                                    | 0     | 直接與 ROM 的腳位 Q 相連。                                     |  |
|                    |                                                    |       | CLE 至 SRAM 存取資料時用到的 Address Bus。CLE 透過 sram _a 傳遞傳送位址 |  |
| sram_a             | I                                                  |       | 至 SRAM,直接與 SRAM 的腳位 A 相連。有關 SRAM 的詳細規格說明,可參           |  |
|                    |                                                    |       | 考 2.2.3。                                              |  |
| sram d             | d O 8 CLE 至 SRAM 寫入資料時用到的 Data Bus。CLE 透過 sram_d 氛 |       | CLE 至 SRAM 寫入資料時用到的 Data Bus。CLE 透過 sram_d 寫入資料到      |  |
| Si aiii_u          | 0                                                  |       | SRAM,直接與 SRAM 的腳位 D 相連。                               |  |
| cram a             | 0                                                  |       | CLE 至 SRAM 讀取資料時用到的 Data Bus。CLE 透過 sram_q 讀取資料,直接    |  |
| sram_q             | O                                                  |       | 與 SRAM 的腳位 Q 相連。                                      |  |
|                    |                                                    | 0 1   | CLE 對 SRAM 作 Read/Write 的控制訊號。當該訊號為 Low,表示 CLE 要對     |  |
| sram_wen           | 0                                                  |       | SRAM 作寫入,反之,當訊號為 High,表示 CLE 要對 SRAM 作讀取。該訊號直         |  |
|                    |                                                    |       | 接與 SRAM 的腳位 WEN 相連。                                   |  |
| finish             | 0                                                  | 1     | 當為 Low 時,表示還在運算,Host 端不作檢查;反之,當為 High,表示 CLE          |  |
| 11111511           | 0                                                  | 1     | 電路已運算完畢,Host 端可以開始檢驗 CLE 電路運算結果是否正確。                  |  |

註:本題的 ROM CEN 訊號,在 Host 端已設為 1'b0。也就是 ROM 永遠處於啟動狀態,在正緣給予 address,則在下一個負緣得到值。

註:本題的 SRAM CEN 訊號,在 Host 端已設為 1'b0。也就是 SRAM 永遠處於啟動狀態。

## 2.2.2 ROM 詳細規格

### Symbol

## Pin Description

| Pin    | Description               |
|--------|---------------------------|
| A[6:0] | Addresses (A[0] = LSB)    |
| CLK    | Clock Input               |
| CEN    | Chip Enable               |
| Q[7:0] | Data Outputs (Q[0] = LSB) |





## 2.2.3 SRAM 詳細規格

#### Symbol

#### **Pin Description**

| Pin    | Description               |  |
|--------|---------------------------|--|
| A[9:0] | Addresses (A[0] = LSB)    |  |
| D[7:0] | Data Inputs (D[0] = LSB)  |  |
| CLK    | Clock Input               |  |
| CEN    | Chip Enable               |  |
| WEN    | Write Enable              |  |
| Q[7:0] | Data Outputs (Q[0] = LSB) |  |



#### Synchronous Single-Port SRAM Read-Cycle Timing



#### Synchronous Single-Port SRAM Write-Cycle Timing



#### 2.3 系統功能描述

一張 32x32 大小的二元影像訊號,每個 Pixel 只有 0 或 1 兩種訊號, 0 表示背景(黑色區域), 1 表示前景物件(白色區域)。

CLE 電路可從中尋找出所有前景物件(訊號 1 所在處),然後判斷這些訊號 1 的 Pixel 是否有連接在一起,有連接在一起的 Pixels,將被視為同一物件,同一物件的所有 Pixels 都要被編上一組相同的編號(編號可自訂),該編號一旦使用後,便不可再重覆使用於其他物件上,當完成所有物件的編號後,將其結果儲存於 SRAM 記憶體,即完成 CLE 電路功能。

#### 2.3.1 CLE 電路的輸入

如下左圖為二元影像之實際訊號值,該訊號值已存於 128x8 的 ROM 裡,儲存方式如下右圖所示。

ROM 位址 0, 儲存【X 軸座標 00、Y 軸座標 00~07】, 共 8bits 資料,該筆資料的 MSB 為 [X 軸座標 00、Y 軸座標 00】, LSB 為 [X 軸座標 00、Y 軸座標 07】。

Address

ROM\_128x8

ROM 位址 1,儲存【X 軸座標 00、Y 軸座標 08~15】,

... ,

ROM 位址 127,儲存【X 軸座標 31、Y 軸座標 24~31】。

|    |                                                                                               | 0   | X軸=00, Y軸=00~07     |
|----|-----------------------------------------------------------------------------------------------|-----|---------------------|
|    |                                                                                               | 1   | X軸=00, Y軸=08~15     |
|    |                                                                                               | 2   | X軸=00, Y軸=16~23     |
|    |                                                                                               | 3   | X軸=00, Y軸=24~31     |
|    | <b>Y</b> 軸                                                                                    | 4   | X軸=01, Y軸=00 ~ 07   |
|    | $\begin{array}{c c c c c c c c c c c c c c c c c c c $                                        | 5   | X軸=01, Y軸=08 ~ 15   |
|    | 05 0 0 0 0 1 1 1 1 0 0 0 0 0 1 1 0 0 0 0                                                      |     |                     |
|    | $ \begin{array}{c ccccccccccccccccccccccccccccccccccc$                                        |     |                     |
| X軸 | $ \begin{array}{c ccccccccccccccccccccccccccccccccccc$                                        |     |                     |
|    | $ \begin{array}{c ccccccccccccccccccccccccccccccccccc$                                        |     |                     |
|    | 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0                                                         |     |                     |
|    | $ \begin{array}{c ccccccccccccccccccccccccccccccccccc$                                        |     |                     |
|    | 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 0 0 0 1 1 1 1 0 0 0 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 | 126 | X軸=31, Y軸=16~23     |
| ,  | 30 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0                                                        | 127 | X≢±=31, Y≢±=24 ~ 31 |
|    |                                                                                               |     |                     |

#### 2.3.2 CLE 電路的運算

| 1     0     0       0     1     0       0     0     0 | 0 1 0         | 0 0 1 | 0 0 0                   |
|-------------------------------------------------------|---------------|-------|-------------------------|
|                                                       | 0 1 0         | 0 1 0 | 1 1 0                   |
|                                                       | 0 0 0         | 0 0 0 | 0 0 0                   |
| 0 0 0                                                 | 0 0 0 0 0 1 0 | 0 0 0 | 0 0 0 0 0 0 0 0 0 0 1 0 |

#### CLE 電路運算方式如下:

A. 尋找 Pixel 訊號值為 1 的點,即找到前景物件所在處,接著自行判斷該 Pixel 於九宮格的範圍內是否有跟其他 Pixel 相連在一起,上圖這八種可能的情形都稱之為有相連,相連在一起的 Pixel 將被視為同一物件,反之,不相連的 Pixels,將被視為不同物件。

B. 同一物件中的每個 Pixel 都要編上相同的編號,該編號可自定。

註 1:可用編號範圍:8'h01~8'hFB。

註 2:禁用編號範圍:8'hFC~8'hFF。(這些編號已作為特殊用途,請勿使用!)

註 3: 背景編號數值:8'h00。(前景物件請勿使用此編號)

C. 已使用過的編號不可重複再使用,因此不同物件的編號一定不相同。

#### 2.3.3 CLE 電路的輸出

本範例最後編號完後結果如下左圖所示,編號數值僅供參考。因僅用了五個編號,可判斷出該 圖片總共有五個物件。

接著將包含 A. 背景訊號:編號固定為 8'h00, B. 前景各個物件編號, 皆需儲存於 1024x8 的 SRAM 中,儲存方式如下右圖所示。

SRAM 位址 0,儲存【X 軸座標 00、Y 軸座 標 00】的 Pixel 資料,由於可用編號範圍含背景為 8'h00~8'hFB,因此 SRAM 一個 Address 剛好 存放一個 Pixel 編號後結果,剛好是 8bits。

SRAM 位址 1, 儲存 【X 軸座標 00、Y 軸座標 01】的 Pixel 資料, ..., 依此類推。

確定所有 Pixels 編號後的數值都已填在 SRAM 後,此時將 "finish" 訊號拉為 High, 以告知 Host 端開始檢驗 SRAM 編號完結果,即完成 CLE 電路功能。





本電路模擬時,Host 端檢驗 SRAM 的內容值,正確與否的結果顯示方式如下: A. 先將 SRAM 編號後的資料,以 Log Message 顯示。



B. 再將 SRAM 資料與標準解答作比對,比對結果如果正確,Log Message 的畫面會如上圖,但假若比對結果有不同處,會用以下特殊符號表示,如下表所示。假設 SRAM 全部編號 8'h00,其顯示出訊息如下圖所示,結果顯示:背景所有 Pixels 全對,以 00 顯示,前景物件全錯以小寫 xx 顯示,最後一個 Pixel 是 Unknown,因隸屬於背景訊號區域,故 Log Message 以大寫 UU 來表示錯誤。

| 特殊符號 | 解說                                          |  |  |
|------|---------------------------------------------|--|--|
| XX   | 該 Pixel 是屬於背景訊號,但參賽者卻對此 Pixel 編號錯誤          |  |  |
| UU   | 該 Pixel 是屬於背景訊號,但參賽者卻對此 Pixel 編號為 Unknow 訊號 |  |  |
| xx   | 該 Pixel 是屬於前景物件,但參賽者卻對此 Pixel 編號錯誤          |  |  |
| uu   | 該 Pixel 是屬於前景物件,但參賽者卻對此 Pixel 編號為 Unknow 訊號 |  |  |

#### 2.4 CLE 電路時序規格



- 1. CLE 電路初始化, Reset 一個 Cycle 的時間。
- 2. T1 時間點, reset 後可隨即送出 ROM Address 開始讀取二元影像訊號。
- 二元影像訊號要讀取哪個位址、同一個 Pixel 要重覆讀取幾次與電路規畫有關,可自行決定。 讀取二元影像訊號後,要開始怎麼針對物件作編號處理,SRAM 位址要怎麼送、怎麼讀、怎麼寫, 也與電路規劃與自行想出的演算法有關,在此<mark>皆無硬性規定</mark>。
- 3. 當整張圖片之前景物件編號完成及背景訊號 8'h00 皆寫入 SRAM 後,T2 時間點將 finish 訊號 拉為 High,即完成 CLE 電路運作!此時 Host 端會開始自動檢驗 SRAM 裡的資料其正確性, 檢驗 結果會以 Log Message 秀出。

# 3. 檔案說明

| 檔名                      | 說明                                   |  |
|-------------------------|--------------------------------------|--|
| source.cshrc            | source source.cshrc 即可 source 所有要用的  |  |
|                         | library                              |  |
| RTL                     | 相關                                   |  |
| CLE.v                   | 已經定義了輸入輸出,將描述電路的 verilog             |  |
|                         | code 寫在此檔案裡。                         |  |
| testfixture_a.v         | 本題共計三個 TestBench,每組測試皆為 32x32        |  |
| testfixture_b.v         | pixels 之影像。                          |  |
| testfixture_c.v         |                                      |  |
| run_RTL_a.v             | 三組的 script 都要執行。直接執行 ncverilog - f   |  |
| run_RTL_b.v             | run_RTL_x.f 即可。                      |  |
| run_RTL_c.v             |                                      |  |
| rom_128x8_x.v           | CLE 電路會用到的三組 32x32 pixels 之影像        |  |
| rom_128x8_verilog_x.rcf | 註:檔案已被 include 到 TestBench。          |  |
| rom_x.dat               |                                      |  |
| sram_1024x8.v           | 圖片的 Golden 結果檔案。註:檔案已被加入             |  |
| sram_x.dat              | 到 TestBench。                         |  |
| synthes                 | is 相關                                |  |
| syn/.synopsys_dc.setup  | 使用 Design Compiler 作合成或 IC Compiler  |  |
|                         | Layout 之初始化設定檔。請依 Library 實際擺        |  |
|                         | 放位置,自行修改 Search Path 的設定。            |  |
| CLE.v                   | 已完成的 RTL code                        |  |
| syn/CLE_DC.sdc          | Design Compiler 作合成之 Constraint 檔案。可 |  |
|                         | 依需求自行修改 cycle 的設定。注意:環境相             |  |
|                         | 關參數 請勿更改。                            |  |
| syn/run.tcl             | 在 syn 資料夾內執行 dc_shell - frun.tcl 即可  |  |
|                         | 完成 synthesis                         |  |
| Gate lev                | rel 相關                               |  |
| testfixture_a.v         | 同 RTL 用的 testbench,要根據合成時的 cycle     |  |
| testfixture_b.v         | time 去修改裡面的參 數,預設是 define CYCLE      |  |
| testfixture_c.v         | 100 ∘                                |  |
| CLE_syn.v               | 合成時產生的 gate level netlist            |  |
| tsmc13_neg.v            | 各個 gate 製程的相關資訊                      |  |
| syn/CLE_syn.sdf         | 合成時產生的 standard delay format 檔案,描    |  |
|                         | 述了電路中每個元件 的延遲時間。                     |  |
| run_DC_a.f              | 模擬時,直接執行 ncverilog - frun_DC_x.f 即   |  |
| run_DC_b.f              | 可。                                   |  |
| run_DC_c.f              |                                      |  |

### 4. 模擬方法

本題有三組 Pattern 要測試:testfixture a.v、testfixture b.v、testfixture c.v,這些檔案會用到之相關 檔案已設定完成,只要注意 rom 128x8 a.v、rom 128x8 b.v、rom 128x8 c.v rom 128x8 verilog a.rcf rom 128x8 verilog b.rcf rom 128x8 verilog c.rcf rom 1024x8.v rom 128x8 verilog c.rcf rom 1024x8.v rom 128x8 verilog c.rcf rom 1024x8.v ro sram\_a.dat、sram\_b.dat、sram\_c.dat 等十個檔案,有擺放在目前目錄即可!

#### A. RTL

分別輸入

ncverilog - frun RTL a.f

ncverilog - frun RTL b.f

ncverilog - frun RTL c.f

即可跑完三筆測資

#### B. nWave

本次作業 ncverilog 產生的波形檔為.vcd, source source.cshrc 後即可使用 nWave 開啟。

# To avoid the Verdi warning window occurs,



## please type the following command:

setenv LM\_LICENSE\_FILE '26585@lsntu:26585@lsncku'

#### C. Gate level

分別輸入

ncverilog - frun DC a.f

ncverilog - f run\_ DC\_b.f

ncverilog - f run\_ DC\_c.f

即可跑完三筆測資

#### 5. 評分標準

#### A. RTL 部分

Report 中請將 ncverilog 模擬畫面截圖,若成功則會出現以下畫面。

```
Your CLE Result v.s. Expect Result is shown as below....
Simulation Summary
Congratulations! All data have been generated successfully!
  -----PASS-----
Simulation complete via $finish(1) at time 307901199 PS + 0
./testfixture_c.v:201 #(`CYCLE/2); $finish;
./testfixture_c.v:201
 nosim> exit
[b00124@cad23 final_Student]$
```

## B. Gate level 部分

Report 中請大家擷取 design compiler 的 area report 與 timing report。

除此,要把 gate level netlist 再跑一次 ncverilog 模擬並截圖。(記得 test bench 中的 cycle time 要改成與合成時的 cycle time 一樣再跑模擬。)

## 範例如下:

Cell area =  $504794\mu m^2$ 

Cycle time = 100ns

Total time = 307901.1ns

Cell area  $\times$  total time = 155,426,627,873.7 ( $\mu m^2 \cdot ns$ )

Total cell area: 504794.865029 Total area: 5323058.772256

| Point                                                                                                                                                                                                                                                                                                                                                                                                                                    | Incr                                                                                                                                                         | Path                                                                                                                                                                                       |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| clock clk (rise edge) clock network delay (ideal) counter_reg[0]/CK (DFFRX1) counter_reg[0]/Q (DFFRX1) U32538/Y (CLKBUFX3) U31387/Y (CLKBUFX3) U28816/Y (CLKBUFX3) U15544/Y (CLKBUFX3) U32517/Y (MX4X1) U32472/Y (MX14X1) U32472/Y (MX12X1) U31313/Y (NOR4X1) U5483/Y (NOR2X1) U5688/Y (NOR2X1) U5688/Y (NOR2X1) U15542/Y (INVX3) U10609/Y (OAI2BBIX2) U31353/Y (AOI21X1) U313152/Y (AOI2BBZX1) U31319/Y (AOI2BBZX1) U31318/Y (OAI22IXL) | 0.00<br>0.50<br>0.00<br>0.82<br>0.91<br>1.06<br>0.66<br>0.91<br>0.60<br>0.49<br>0.42<br>0.40<br>0.56<br>0.82<br>0.54<br>0.54<br>0.59<br>0.22<br>0.36<br>0.29 | 0.00<br>0.50 r<br>1.32 f<br>2.23 f<br>3.29 f<br>3.95 f<br>4.86 f<br>5.46 f<br>5.96 r<br>6.38 f<br>6.78 r<br>7.34 f<br>8.15 r<br>8.69 f<br>9.23 f<br>9.23 f<br>9.82 r<br>10.04 f<br>10.69 r |
| <pre>sram_d_reg[2]/D (DFFNSRX1) data arrival time</pre>                                                                                                                                                                                                                                                                                                                                                                                  | 0.00                                                                                                                                                         | 10.69 r<br>10.69                                                                                                                                                                           |
| <pre>clock clk (fall edge) clock network delay (ideal) clock uncertainty sram_d_reg[2]/CKN (DFFNSRX1) library setup time data required time</pre>                                                                                                                                                                                                                                                                                        | 50.00<br>0.50<br>-0.10<br>0.00<br>-0.05                                                                                                                      | 50.00<br>50.50<br>50.40<br>50.40 f<br>50.35<br>50.35                                                                                                                                       |
| data required time<br>data arrival time                                                                                                                                                                                                                                                                                                                                                                                                  |                                                                                                                                                              | 50.35<br>-10.69                                                                                                                                                                            |
| slack (MET)                                                                                                                                                                                                                                                                                                                                                                                                                              |                                                                                                                                                              | 39.66                                                                                                                                                                                      |

| Simulation Summary                                                     |
|------------------------------------------------------------------------|
|                                                                        |
| Congratulations! All data have been generated successfully!            |
| PASS                                                                   |
| 1 400                                                                  |
| err= 0<br>Simulation complete via \$finish(1) at time 307901199 PS + 0 |

## C. 評分方式

共分兩部分

- a. Report: 佔 30%。詳細說明自己的演算法以及硬體設計。
- b. 效能(total time x cell area): 佔 70%
  - (a) A 等級: RTL 與 Gate-level simulation 結果完全正確
  - (b) B 等級: RTL 結果完全正確。
  - (c) C 等級: RTL 未完成。
- ※達 A 等級,根據 score 大小排名,得分分布在 40~70。
- ※達 B 等級,可得 30 分。
- ※C等級者,根據完成度給分。

## 6. 繳交檔案

評分所需檔案可分為三部份:

- (1) RTL design,若設計採模組化而有多個設計檔,請務必將合成所要用到的各 module 檔放 進來,以免無法進行編譯。
- (2) gate-level design,即由合成軟體所產生的 gate-level netlist,以及對應的 SDF 檔。
- (3) Report file •

| Design stage          | File       | Descirption                    |  |
|-----------------------|------------|--------------------------------|--|
| N/A                   | Report.pdf | design report                  |  |
| RTL Simulation        | *.V        | Verilog synthesizable RTL code |  |
| Pre-layout Gate-level | *_syn.v    | Verilog gate-level netlist     |  |
| Simulation            |            | generated by Synopsys Design   |  |
|                       |            | Compiler                       |  |
|                       | *_syn.sdf  | Pre-layout gate-level sdf      |  |